PCIE(PCI Express)數據采集卡開發培訓班 |
課程描述 |
學習pcie總線基礎知識,pcie總線設備開發和調試等實踐知識
學習可超越pci experss總線自身的使用,理解再一個通用處理器系統中局部總線的設計思路與實現方法,從而理解其他處理器系統使用的局部總線。
了解新一代io互連結構的過程中獲得計算機體系結構方面的理論和知識,提高計算機系統硬件和軟件的開發能力。 |
入學要求 |
本課程主要針對具備一定基礎的,準備或者正在設計基于PCIE的數據采集系統方案的學員。
|
班級規模及環境--熱線:4008699035 手機:15921673576/13918613812( 微信同號) |
堅持小班授課,為保證培訓效果,增加互動環節,每期人數限3到5人。 |
開課時間和上課地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
近開課時間(周末班/連續班/晚班):數據采集PCIE開班時間:2025年2月17日....................(歡迎您垂詢,視教育質量為生命!) |
實驗設備和授課方式 |
☆資深工程師授課
☆注重質量
☆邊講邊練
☆合格學員免費推薦工作
專注高端培訓17年,曙海提供的課程得到本行業的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設備請點擊這兒查看★ |
新優惠 |
☆在讀學生憑學生證,可優惠500元。 |
質量保障 |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、課程完成后,授課老師留給學員手機和Email,保障培訓效果,免費提供半年的技術支持。
3、培訓合格學員可享受免費推薦就業機會。 |
專家講師 |
趙老師
FPGA、PCIE課程金牌講師,項目經驗非常豐富,15年FPGA、PCIE、DSP系統硬件開發工作經驗。熟悉整個 EDA設計流程,熟練使用Alter、Xinlinx,ModelSim開發工具,精通Verilog HDL語言和VHDL語言,精通Nios I EDS/SOPC、、IP核、PCI PLX 9054數據采集卡、PCIE數據采集卡等開發,開發過多個大型FPGA、PCIE項目 工程。 |
課程大綱 PCIE(PCI Express)數據采集卡開發培訓班 |
|
第一階段 |
1 PCIE(PCI Express)局部總線設備基礎知識
1.1 總線性能指標
1.2 PC局部總線發展
1.3 數據采集系統概述
1.3 PCI設備設計方案
1.3.1 ASIC
1.3.2 PCIE(PCI Express) IP核
1.3.3 PCIE(PCI Express)接口芯片
1.4 PCIE(PCI Express)設備開發
1.4.1 開發流程
1.4.2 開發手段
2 PCIE(PCI Express)局部總線規范
2.1 PCI協議范圍
2.2關鍵詞
2.3 PCIE(PCI Express)局部總線信號定義
2.3.1 總述
2.3.2 信號類型
2.3.3 信號定義
2.4 PCIE(PCI Express)局部總線基本操作
2.4.1 基本交易控制
2.4.2 命令編碼
2.4.3 編址/PCI地址空間
2.4.4 總線基本交易舉例
2.5 PCIE(PCI Express)局部總線電氣規范及機械特性
2.5.1 電氣環境
2.5.2 反射波
2.5.3 驅動能力
2.5.4 擴展板技術指標
2.6 PCIE(PCI Express)局部總線擴展
3. Pcie體系結構的組成部件和Pci experss配置詳解
4. 設計需求分析與功能定義
5. 系統工作原理分析
6. PCIE(PCI Express)接口芯片與FPGA的接口設計
7. FPGA內部結構設計和代碼設計詳解
實驗:
1. PCIE(PCI Express)采集卡調試環境的建立
2. 開發軟件使用技巧和調試技巧實驗
3. 邏輯分析儀Signal TAP II實驗
4. Signal TAPII相關操作技巧和時序分析實驗
pcie總線的基礎知識 |
- 端到端的數據傳遞
- pcie總線使用的信號
- pcie總線的層次結構
- pcie鏈路的擴展
- pcie設備的初始化
|
pcie體系結構的組成部件 |
- 基于pcie架構的處理器系統
- rc的組成結構
- switch
- vc和端口仲裁
- pcietopci/pcix橋片
- pcie設備的擴展配置空間
- power management capability結構
- pci express capability結構
- pci express extended capabilities結構
|
pci express配置 |
- 設備與功能的定義
- 主總線與二級總線的定義
- 系統啟動時拓撲未知
- 每種功能實現一組配置寄存器
- 功能配置空間
- 主機/pci橋的配置寄存器
- 由處理器發起的配置事務
- 配置事務通過總線、設備和功能號路由
- 如何發現功能
- 如何區分pci到pci橋與非橋功能
|
|
第二階段 |
1. 硬件系統實現
2. 樣機的調試方法和技巧
3. FPGA與PCIE協同設計
4. PCIE接口芯片的模式管腳定義和總線操作詳解和開發技巧
5. 中斷開發詳解和技巧
6. PCI配置寄存器詳解和開發技巧,
7.
本地配置寄存器詳解和開發技巧,
8.
DMA寄存器詳解和開發技巧,
9.
IO寄存器配置詳解和開發技巧
實驗:
1. PCIE(PCI Express)采集卡VERILOG開發實驗
2. 狀態機編程實驗
3. VERILOG編程思想
4. FPGA VERILOG 編程控制PCIE(PCI Express)采集卡實驗 |
第三階段 |
1. ddk開發pci總線設備驅動程序
2. Windows pci設備驅動
3. PCIE Windows新WDF架構驅動的編寫思路和技巧
4. PCIE(PCI Express)采集卡Windows驅動的電源管理設計
5. PCIE(PCI Express)采集卡Windows驅動的中斷設計
5. PCIE(PCI Express)采集卡Windows驅動的數據傳輸和讀寫設計
6. PCIE(PCI Express)采集卡Windows驅動和應用程序通信的編程設計
實驗:
1. PCIE(PCI Express)采集卡Windows驅動開發實驗
2. PCIE(PCI Express)采集卡Windows應用程序開發實驗
|
采集卡項目工程實驗設備 |
|
LCD項目開發方案,SRAM項目開發方案工程實驗設備 |
|
SOPC工程、USB開發項目方案實驗設備 |
|
數碼相框項目案例和IP Camera項目案例以及圖像處理案例使用實驗器材 |
|
|
|
|
FPGA 部分實驗室實景 |
|
|
|
|
|
|